منتديات الهندسة الكهربية و الالكترونية  

العودة   منتديات الهندسة الكهربية و الالكترونية > المنتديات الهندسية > منتدى برمجة الميكروكونترولر PIC & AVR بلغة منطق السلم

إضافة رد
 
أدوات الموضوع اسلوب عرض الموضوع
  #1  
قديم 07-25-2010, 08:39 PM
Admin Admin غير متواجد حالياً
Eng.F.Abdelaziz
 
تاريخ التسجيل: Jul 2010
مشاركات: 3,580
افتراضي التعامل مع دوائر التذكر memory circuit (Flip-Flop) فى لغة منطق السلم

التعامل مع دوائر التذكر memory circuit (Flip-Flop) فى لغة منطق السلم

تذكر أو تخزين خانة Bit storage

نحتاج عمليا فى كل برنامح للمتحكم إلى بعض أشكال دوائر التذكر او الذاكرة .


الشكل يوضح المخطط السلمى لأكثر الدوائر شيوعا . وفيه يتم تفعيل أو تشغيل أو اثارة energized (بمعنى اخر يوجد خرج مرتفع ) الخرج C عندما يوجد الدخل A ويظل الخرج موجودا (بمعنى تذكر او تخزين او SET ) بشرط عدم تواجد الدخل B (أى يظل على وضعه الإبتدائى المقفول) .
وعند تواجد الدخل B (أى فتح التلامس المغلق) يصبح الخرج غير موجود أى RESET .



عند تصمم الدوائر المنطقية فإن دوائر التذكر تسمى فليب فلوب أو القلابات flip-flop .
كما فى الشكل هذه الدوائر لها دخلين هما S (اختصار (setو R (اختصار reset) .
تقوم الدائرة بتذكر أو بحفظ أاو بالاحتفاظ بآخر دخل لها كان فعال أى مرتفع أى 1 . واذا كان الدخلين مرتفعيين فى وقت واحد تغلب الدخل العلوى وهو S فى الشكل الأول و R فى الشكل الثانى .
هذه الدائرة تسمى SR flip-flop .



والى لقاء قريب ان شاء الله
رد مع اقتباس
إضافة رد

أدوات الموضوع
اسلوب عرض الموضوع

تعليمات المشاركة
لا تستطيع إضافة مواضيع جديدة
لا تستطيع الرد على المواضيع
لا تستطيع إرفاق ملفات
لا تستطيع تعديل مشاركاتك

BB code is متاحة
كود [IMG] متاحة
كود HTML معطلة

الانتقال السريع


الساعة الآن 08:07 PM.


Powered by EEECO; Version 3.8.5
Copyright ©2000 - 2014, EEECB